Вопросы к экзамену по курсу ВМСиС
1. Регистровая организация и
функционирование процессора.
2. Методы адресации, типы
команд, типы данных.
3. Классификация процессоров CISC и RISC.
Организация конвейерных вычислений.
4. Структурные конфликты
конвейера и методы их устранения.
5. Конфликты конвейера по
данным и методы их устранения.
6. Конфликты конвейера по
управлению и методы их устранения.
7. Планирование потока команд
компилятором.
8. Проблема реализации точного
прерывания в конвейере.
9. Конвейерная реализация цикла
и планирование на примере сложения двух многоэлементных векторов.
10. Разворачивание цикла и планирование на примере сложения двух
многоэлементных векторов.
11. Буфер прогнозирования условных переходов.
12.
Буфер целевых адресов переходов.
13. Одновременная выдача нескольких команд на выполнение. Суперскалярные и VLIW-машины.
14. Разворачивание цикла и планирование на примере инкрементирования
многоэлементного вектора в суперскалярной машине.
15. Разворачивание цикла и планирование на примере инкрементирования
многоэлементного вектора в VLIW-машине.
16. Выполнение команд по предположению (speculation).
17. Буфер переупорядочивания.
18. Cистемные и локальные шины.
19. Организация ЦП Pentium-4.
20. АТА- интерфейс.
21. Таблица разделов жесткого диска.
22. Система прерываний IBM PC.
23. Программирование контроллера прерываний IBM PC.
24. Система прямого доступа к памяти (ПДП) IBM PC.
25. Программирование контроллера ПДП IBM PC.
26. Системный таймер IBM PC и его программирование.
27. Канал последовательной связи IBM PC и его
программирование.
28. Видеоконтроллер IBM PC и его программирование.
29. Защищенный режим работы процессора.
30. Таблицы дескрипторов.
31. Конфигурационное пространство PCI-устройства.
32. Система ПДП шины PCI.
33. Счетчик тактов (Time Stamp Counter)
процессора Pentium и его использование.
34. Организация ISA-шины, сигналы.
35.
Временные диаграммы работы 8-битовых устройств ISA-шины.
36. Временные диаграммы 16-битовых устройств ISA-шины.
37. «Растягивание» цикла шины ISA.
38.
«Укорачивание» цикла шины ISA.
39.
Работа схемы POST-диагностики.
40. Аппаратура адаптера ВУ для работы по прерываниям.
41.
Организация PCI-шины, сигналы, циклы, временные диаграммы.
42. Иерархическая организация памяти компьютера.
43.
Кэш-память.
44. Виртуальная память и организация защиты памяти.
45. Современные устройства динамической памяти.
46. Классификация систем параллельной обработки данных.
47. Много процессорные системы.
48. Многомашинные системы.
49. Дисковые массивы и уровни RAID
50. Технология Hyper Threading, многоядерные процессоры.